基于多DSP和FPGA的并行处理系统硬件实现
为了满足阵列信号处理高速实时并行处理系统的要求,我们设计并实现了由多片ADSP-TS101构成的并行实时处理系统,采用FPGA的逻辑控制和松/紧联合耦合连接方式分别完成了多通道同步采样模块和多处理器的并行处理结构的硬件设计.解决了阵列信号处理中多通道同步采样和大数据量的高速实时处理的问题,同时该系统具有良好的稳定性和通用性.
数字信号处理器 高速可编程逻辑器件 并行处理系统 阵列信号处理
阎振华 黄建国 张群飞
西北工业大学航海学院,西安,710072
国内会议
安徽黄山
中文
149-152
2006-10-01(万方平台首次上网日期,不代表论文的发表时间)