高速数据采集系统的FPGA设计
介绍了一个超高速实时数据采集处理系统的设计与实现,它采用高速A/D+高速DSP+大容量FPGA的系统结构,具有体积小、实时性高、功能强等特点,可满足雷达、通信和图像处理应用中对高数据流通率和高速处理能力的要求.文中重点讨论了基于FPGA技术的双通道高速数据采集功能单元的硬件设计,并给出高速FIFO缓存关键代码的VHDL语言描述.
高速数据采集 嵌入式系统 高速信息处理计算机系统 DSP 高速FIFO FPGA VHDL语言 图像处理应用
景艳 黄士坦 张遂南
西安微电子技术研究所,陕西省西安市,710075
国内会议
北京
中文
40-46
2004-11-01(万方平台首次上网日期,不代表论文的发表时间)