基于FPGA的Petri网的硬件实现

Petri网是异步并发现象建模的重要工具,Petri网的硬件实现将为并行控制器的设计提供一种有效的途径.本文在通用的EDA软件Max+PlusⅡ中,研究了基本Petri网和时延Petri网的硬件实现,用VHDL语言分别建立了库所和变迁元件.最后给出了一个时延Petri网系统实例,通过调用元件库中的Petri网元件,绘制了系统电路图,仿真结果证明了Petri网元件设计的正确性.
petri网 并行控制器 现场可编程门阵列 VHDL语言
王玲玲 刘惊雷 马晓敏
烟台大学计算机学院,烟台,264005
国内会议
山东烟台
中文
674-678
2006-08-04(万方平台首次上网日期,不代表论文的发表时间)