会议专题

基于FPGA的FIR数字滤波器的实现

本文为采用现场可编程门阵列器件(FPGA)实现FIR数字滤波器的设计方案.FPGA有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务.对于在FPGA中实现FIR滤波器的关键--乘加运算,采用了将乘加运算转化为查找表的分布式算法(DA),大大提高了FIR滤波器的速度.本设计最终以VHDL语言编写程序并实现了仿真.

现场可编程门阵列 FIR 数字滤波器 分布式算法

李梅 孙雪 曹丽苹 冯晓芳

河北大学工商学院,河北,保定,071002 保定职业技术学院机电工程系,河北,保定,071002

国内会议

第十六届全国测控、计量、仪器仪表学术年会

北京

中文

1224-1226

2006-08-01(万方平台首次上网日期,不代表论文的发表时间)