会议专题

总线间桥接电路的设计实现

SoC(System-on-Chip)设计中采用多级总线结构,一般分为系统总线和外围总线两部分,不同总线间设备的通信需要利用总线间的桥接电路进行.本文利用读写缓冲区,预读取延缓写入等方法,在两种具有不同工作频率、传输协议的总线间设计桥接电路构成完整的SoC总线架构,使得桥接电路减小低速总线对系统性能的影响.

桥接电路 SoC 总线 电子计算机

黄林峰 安虹 张志敏

中国科学技术大学计算机科学技术系,合肥,230026;中国科学院计算技术研究所系统结构室,北京,100086 中国科学院计算技术研究所系统结构室,北京,100086

国内会议

2004年全国计算机体系结构学术会议

济南

中文

227-230

2004-08-05(万方平台首次上网日期,不代表论文的发表时间)