会议专题

基于动态优先级的SCMP总线仲裁器设计

对于通过总线方式连接而构成的多处理器系统,总线的通信带宽和可靠性都是限制并行处理能力的主要瓶颈.片内多处理器(SCMP)系统在组成、结构以及通信能力等方面都具有很多新特点,针对这些新特点,设计出高效而可靠的总线控制器便成为提高系统性能的一个重要环节.仲裁器是总线控制器的核心部分,本文结合传统的总线仲裁方式,提出了一种面向片内多处理器的总线仲裁器的设计方案,在此基础上借助硬件描述语言进行了实现、功能仿真和逻辑综合,结果表明该设计能够满足片内多处理器的动态优先级和高效率等要求.

动态优先级 片内多处理器 仲裁器 总线仲裁

王文忠 鲁建壮 王志英

国防科学技术大学计算机学院,长沙,410073

国内会议

2004年全国计算机体系结构学术会议

济南

中文

199-202

2004-08-05(万方平台首次上网日期,不代表论文的发表时间)