基于CPLD的高速数据处理分析与设计实例
许多应用中需要对大量的实时数据进行高速处理,要求的处理速度会使较高速度的微控制器也难以胜任.这种数据处理任务由CPLD/FPGA作为控制器实现非常合适,在处理速度上可以满足极高的要求,而且能够完成较复杂的数据处理.本文对这种数据处理的各种设计方案进行了分析,特别是基于CPLD/FPGA的数据处理.并介绍了CPLD在一个PCI扩展卡设计中控制算法芯片和双口RAM进行高速数据处理的应用实例.
复杂可编程逻辑器件 高速数据处理 微控制器 现场可编程门阵列
张爱武 张彩明 朱惠明
山东大学计算机科学与技术学院,济南,250061
国内会议
济南
中文
113-117
2004-08-05(万方平台首次上网日期,不代表论文的发表时间)