多处理器系统的流水总线设计
访存延迟是现代高性能微处理器的主要停顿原因,多处理器系统对于存储系统的要求更加苛刻,总线系统作为存储部件的重要组成部分,其性能直接影响着整机的高速工作特性.本文详细阐述了共享总线多处理器系统中总线设计的特点,分析了制约总线性能的诸多因素,并结合X处理器中的实现,介绍了一种高速流水总线的实现方法.
多处理器系统 访存延迟 存储系统 流水总线
张明 张民选 邓让钰
国防科学技术大学计算机学院,长沙,410073
国内会议
济南
中文
80-83
2004-08-05(万方平台首次上网日期,不代表论文的发表时间)