会议专题

一种应用于2D-DWT的RSCM操作及其VLSI实现研究

提出了一种应用于基于Lifting的二维离散小波变换(2D-DWT)硬件设计的算法,即减少规整化乘.该算法能够大大减少2D-DWT处理过程中的乘法运算次数,降低系统功耗.给出了应用该算法的新型9/7小波结构,该结构通过适当的配置可以既作为正向变换滤波器又作为反向变换滤波器,既能实现5/3小波又能实现9/7小波.对该结构使用VerilogHDL语言进行RTL级描述,在SMIC0.18um工艺下综合得到最高工作频率为150MHz,等效门数是15500门。

二维离散小波变换 减少规整化乘操作 硬件实现 VLSI 等效门数

王芳 朱珂 周晓方

复旦大学专用集成电路与系统国家重点实验室,上海,200433

国内会议

第十二届全国图象图形学学术会议

北京

中文

626-631

2005-10-12(万方平台首次上网日期,不代表论文的发表时间)