Reed-Solomon编译码器的设计与FPGA实现
RS(Reed-Solomon)码是一类重要的线性分组码,具有很强的纠错能力,被广泛地应用于各种现代通信系统中.本文中译码器采用修正的欧几里德算法(MEA),并在实现中使用一种新的伽罗华域乘法器,从而降低RS码编译码硬件实现的复杂度.并利用VerilogHDL语言实现了(255,249)RS码的编译码器各个模块的功能.
RS码 ME算法 FPGA verilog语言 编码器 译码器
戴小红 潘志文
东南大学移动通信国家重点实验室,南京,江苏,210096
国内会议
成都
中文
602-606
2005-11-01(万方平台首次上网日期,不代表论文的发表时间)