基于多阈值技术的组合逻辑电路设计
在深亚微米CMOS电路中,漏电流功耗已经成为不可忽视的部分.降低电路漏电流功耗的一种有效方法是采用多阈值CMOS技术,它是通过接入高阈值MOS管来抑制低阈值模块电路的漏电流.根据多阈值CMOS电路设计原理,本文设计了多阈值组合逻辑电路,并将多阈值技术与冗余抑制技术结合起来,设计了基于多阈值CMOS技术的低功耗优先编码器.模拟结果表明所设计的多阈值优先编码器跟已有文献提出的冗余抑制优先编码器相比,可节省近19﹪的功耗,跟传统的优先编码器相比,可节省近49﹪的功耗.
CMOS电路 多阈值 低功耗 漏电流功耗 冗余抑制 组合逻辑电路
胡晓慧 张慧熙 李智 沈继忠
浙江大学信息与电子工程学系,杭州,310028
国内会议
合肥
中文
504-509
2005-10-01(万方平台首次上网日期,不代表论文的发表时间)