基于FPGA的FFT中蝶形运算地址产生单元的研究
在FFT系统中需要对存储器进行寻址,取出作蝶形运算的数据,因此必须要设计出一个能够准确产生蝶形运算数据地址的地址产生单元.该文对采用基2频率算法的FFT系统中蝶形运算单元的地址产生规律进行了分析,并根据这一规律,以8点FFT系统为例,用VHDL语言设计了一个蝶形运算地址产生单元,最后用Modelsim进行了仿真,仿真结果表明该设计方法正确有效.
FFT系统 FPGA 蝶形运算地址 VHDL 存储器 基2频率算法
马强 钱建平
南京理工大学自动化系,南京,210094
国内会议
合肥
中文
325-328
2005-10-01(万方平台首次上网日期,不代表论文的发表时间)