会议专题

基于FPGA的MSK信号数字中频解调算法的设计与实现

本文比较了正交解调和差分解调,得出差分解调算法简单、实用,并针对具体的MSK信号,给出了在ALTERA公司CYCLONE系列FPGA EP1C12Q240C6实现了的差分解调器.解调器占用近5,000个LE,系统运行速度可达180Mhz,理论分析和硬件实现表明,该算法具有较高的实用价值.

差分解调 正交解调 低通滤波模块 系统仿真

卓兴旺 李广军

电子科技大学通信学院111教研室(成都)

国内会议

中国电子学会第十届青年学术年会

北京

中文

516-520

2004-09-01(万方平台首次上网日期,不代表论文的发表时间)