高速跳频系统DDS控制模块的FPGA实现
高速跳频系统对频率合成器提出了较高的要求.本文以ADI公司的AD9852为例,给出了利用FPGA对高速跳频系统的DDS器件进行控制和配置的设计方法.在设计中以串行通信方式对DDS芯片内部的寄存器进行配置控制.文章最后给出了该设计模块的逻辑综合结果以及实测的跳频频谱结果.
高速跳频 DDS FPGA 跳频时序控制 频率合成器 串行通信
申滨 陈亚丁 邹显炳
电子科技大学通信抗干扰技术国家级重点实验室(成都)
国内会议
杭州
中文
39-43
2004-11-01(万方平台首次上网日期,不代表论文的发表时间)