基于FPGA的NAND型FLASH控制器的逻辑设计和实现
NAND型Flash存储器以其读写速度快,存储密度大,可擦除,I/O口命令、地址、数据线复用和接口便利等特点,正成为大型数据存储;如数字录音、图像存储、嵌入式文件系统等领域的首选载体.本文以Samsung公司的NAND型Flash存储器K9K1G08U0M为例给出Flash的结构和工作原理,并重点介绍了与ALTERA公司的FPGA:EPF10K30E的硬件接口电路及对闪速存储器操作的硬件逻辑实现方法.
NAND FLASH FPGA 闪速存储器 数据存储 硬件接口电路 硬件逻辑
李骥
航天科技集团公司一院十四所(北京)
国内会议
珠海
中文
374-378
2004-09-01(万方平台首次上网日期,不代表论文的发表时间)