基于TMS320C6000和同步FIFO的多DSP系统设计与实现
处理器间的通信能力不足是制约TMS320C6000 DSP实现多节点并行处理的主要原因,因此如何实现DSP间的高速通信是设计基于TMS320C6000的多DSP并行处理系统的关键所在.论述了一种采用同步FIFO(SN74V3690)进行TMS320C6701间高速通信的多DSP并行处理系统的设计与实现.测试结果表明,此系统实现了DSP间的高速通信,具有较高的实用价值.
数字信号处理器 体系结构 并行处理
薛永辉 刘云
武汉数字工程研究所(湖北武汉)
国内会议
北京
中文
292-295
2004-08-01(万方平台首次上网日期,不代表论文的发表时间)