基于CPCI总线的双TMS320C6416并行信号处理板的设计与实现
为了满足对信号处理越来越快的速度及通用性的要求,本文中设计并实现了一款高性能的数字信号处理板.该板设计在原理上采用多并行处理机的思想,选用两片目前业界处理能力最强的DSP芯片TMS320C6416为核心计算单元;在结构上采用了基于CPCI总线的6U标准板型,实现了信号处理板的标准化和模块化.
CPCI总线 数字信号处理器 并行处理 节点设计
刘国满 高梅国 郑坤
北京理工大学信息科学技术学院(北京)
国内会议
北京
中文
262-265
2004-08-01(万方平台首次上网日期,不代表论文的发表时间)