基于CPCI总线的高速阵列信号处理板设计
现代通信、声纳和雷达系统的数据量急剧增加,并且随着新算法的使用,数据处理日益复杂.目前多DSP阵列处理系统是解决这些问题的有效方法.基于多DSP阵列处理系统设计思想,我们研制了基于CPCI总线的高速阵列信号处理板.该板选用4片TI公司的DSP芯片TMS320C6701,使整板具有4GFLOPS的峰值浮点运算能力,同时该板还很好地解决了DSP片间的数据通路问题.本文详细介绍了该板的原理设计、关键电路设计与信号完整性设计.实践证明,该板数字运算能力强,可扩展性好.
CPCI总线 阵列信号 电路设计 数字信号处理 芯片
杨力 何国建 蔡慧智 冯欣欣
中国科学院声学研究所(北京)
国内会议
北京
中文
19-22
2004-08-01(万方平台首次上网日期,不代表论文的发表时间)