基于可编程逻辑器件的FIR数字滤波器实现
文章提出了一种采用时分复用乘法器方式在CPLD中实现数字滤波器的方法,并以一个十七阶FIR数字滤波器电路的实现为例说明了ALTERA公司FLEX10K20芯片设计数字滤波器的过程.本文还介绍了在ASIC芯片中对数字滤波器系数进行量化的方法.
可编程逻辑器件 数字滤波器 时分复用 系数量化 数字信号
胡莉 陈红艳
西南科技大学信息与控制工程学院
国内会议
四川绵阳
中文
110-113
2002-10-31(万方平台首次上网日期,不代表论文的发表时间)