会议专题

基于源耦合逻辑的GaAs高速分频器设计

本文设计讨论了基于SCFL逻辑的2、4、8、16四级GaAs高速分频器.采用1μm栅长器件,源跟随输出级采用50μm栅宽,其他各器件采用25μm栅宽,器件阈值电压0.01V.分频器极限工作频率3.9GHz;当满足ECL逻辑电平要求时,极限工作频率3.2GHz,功耗均为249mw.在-0.747V~-0.147V的阈值电压波动范围内,电路都能够正常工作.同时对影响分频器极限工作频率的寄生参数进行了分析讨论,指出了将来工艺上需要进行的改进.

分频器 源耦合逻辑 寄生参数 电路设计 砷化镓

张有涛 夏冠群 尹柱来 高建峰 李拂晓

中国科学院上海微系统与信息技术研究所(上海) 南京电子器件研究所(南京)

国内会议

第十二届全国化合物半导体材料、微波器件和光电器件学术会议

厦门

中文

361-364

2002-10-01(万方平台首次上网日期,不代表论文的发表时间)