智能化机内测试(BIT)验证系统的设计与实现
在航空电子系统设计中,机内测试(BIT) 设计、分析及验证已成为人们越来越关心的问题。该文论述一个智能化机内测试(BIT) 验证系统,采用上、下位微机结构,模拟一定数量的硬/软件故障,注入被测系统,以验证BIT 设计的有效性。该系统有宿主机、故障注入器及被测系统三部分组成。在硬/软件设计实现的基础上,进行了初步BIT验证试验, 试验结果表明,该系统达到了预期的设计目的。
智能化机内测试 故障注入器 系统软件 系统设计
朱万年
中航总六一五所(上海)
国内会议
北京
中文
63~75
1999-05-01(万方平台首次上网日期,不代表论文的发表时间)