CMOS电路最大功耗宏模型
随着CMOS电路生产工艺的不断提高,VLSI芯片设计已从逻辑门级提高到RT级,如何在RT级上对电路最大功耗进行快速估计是一个具有挑战性的研究课题.参照已有的平均功耗宏模型研究成果,本文将电路最大功耗假设为输入向量对序列长度与跳变率的函数,并采用神经元网络拟合出这个函数.ISCAS85电路集的实验结果表明,最大功耗宏模型的计算结果,与门级电路最大功耗的实际模拟结果之间的误差可以控制在10﹪以内.
CMOS VLSI 最大功耗 宏模型 电路功耗
骆祖莹 李晓维 闵应骅 杨士元
清华大学自动化系(北京) 中国科学院计算技术研究所(北京)
国内会议
贵阳
中文
247-249
2002-08-20(万方平台首次上网日期,不代表论文的发表时间)