FPGA实现高速串行总线(GCZ)
应用FPGA(现场可编程门阵列)技术,已经成为当今实现电子系统集成化的重要手段.使用FPGA设计一种高速串行总线(GCZ)控制器和终端,实现串行数据通信的功能,并提出了在数据帧中加入冗余校验字编码,可以进一步提高串行总线通信的可靠性,给出了用SPARTANⅡ器件实现总线控制器和终端的仿真和有关实验.
串行总线 曼彻斯特码 微机 可编程逻辑器件 FPGA 串行数据通信
周荣 孟宪元
温州大学 清华大学
国内会议
南昌
中文
353-356
2002-08-01(万方平台首次上网日期,不代表论文的发表时间)