扩频信号快捕算法硬件设计与实现
为提高扩频信号捕获门限及伪码相位捕获准确度,在多通道并行捕获技术的基础上介绍了两种相关峰检测方法块匹配算法和单点多次平滑算法,并在以FPGA和DSP为核心的单板系统上实现.其中单点多次平滑算法已应用于工程实际中的软件数据处理算法,实践表明该方法有效的提高检测门限2dB.在FPGA数字电路设计实现中,提出了多个并行捕获通道共用一个载波NCO,伪码NCO及伪码产生器的方法,大大节省了硬件资源,在规模为1.6万门的FPGA芯片内共设计码并行快捕通道128个.
扩频快捕 FPGA 相关峰检测 块匹配算法 单点四次平滑算法
郑晓昆
航天科技集团公司一院七○四所
国内会议
南宁
中文
206-213
2002-11-01(万方平台首次上网日期,不代表论文的发表时间)