用FPGA实现16位格雷码译码和工程量显示
主要介绍了采用现场可编程门阵列(FPGA)米实现绝对式光电编码器格雷码输出的译码和工程量显示电路的设计.包括采用FPGA的硬件电路设计,电路功能的VHDL语言设计和实现,以及采用JTAG边界扫描测试标准来实现电路的在系统编程(ISP)等.
现场可编程门阵列 格雷码 译码 边界扫描 光电编码器 显示电路
祝汝松
中国空气动力研究与发展中心第四研究所(四川绵阳)
国内会议
黄山
中文
172-176
2002-09-01(万方平台首次上网日期,不代表论文的发表时间)