会议专题

基于RISC核的系统集成芯片协同仿真

系统集成芯片(SOC)HDTV集成解码芯片采用了嵌入式的RISC核主要完成MPEG-2 MP@HL标准中TS流解码、音频AC-3解码、视频和音频的同步控制等嵌入式软件功能.根据SOC软硬件协同设计策略,采用VerilogHDL硬件描述语言在系统行为级对设计的SOC RISC核VIRGO进行了功能描述,采用VCS进行了验证,同时采用PLI来描述外部运行环境来构成软件开发系统的虚拟机原型环境.本文主要论述了开发虚拟机的步骤和如何在虚拟机上进行系统芯片的协同仿真.通过构造虚拟机环境可以提高系统设计的开发和调试效率,对嵌入式软件的分析设计、编码、调试、测试分析、可靠性评估和维护等各阶段提供强有力的支持,从根本上保证软件的质量,同时通过构造这样的原型开发环境,可以研究系统芯片的体系结构和软硬件划分等问题,以及这样的虚拟机环境对设计系统芯片流程的改进.

RISC核 系统集成芯片 软/硬件协同设计 协同仿真

刘鹏 杨伟建 姚庆栋

浙江大学信息与电子工程学系,信息与通信工程研究所(杭州)

国内会议

中国电子学会电路与系统学会第十六届年会

宁波

中文

327-330

2001-05-01(万方平台首次上网日期,不代表论文的发表时间)