一种快速捷变频率合成器的实现途径
本文介绍一种低杂散低相噪快速变频率合成器的实现途径,该合成器采用DDS芯片(AD9852)加倍频的方案.为提高频率捷变速度和输出频率精度,采用TI公司的TMS320C31作为控制电路,捷变频时间小于100ns,相位噪声小于-124dBc/Hz/1kHz.
直接数字频率合成器 线性调频 跳频
郭德淳 费元春 杨文革
北京理工大学电子工程系 装备指挥技术学院测量控制系
国内会议
合肥
中文
23-27
2001-05-01(万方平台首次上网日期,不代表论文的发表时间)