测试访问口在DSP系统硬件设计中的应用
阐述了一种利用测试访问口开发的DSP系统的硬件设计方法.在这种硬件设计中,程序存储器配置为RAM,数据存储器留有一定的空间配置为慢速的ROM,系统程序存放在此POM中.利用测试访问口设计了一个电路和一段程序,可以反程度从数据库储器的ROM调入程序存储器的RAM中.实践证明,这种硬件设计为系统在线调试提供了非常便利的环境,并且硬件成本很低.
测试访问口 数字信号处理器 硬件设计 程序存储器 数字存储器
蔡志勇 戴明桢 周建江
洪都航空工业集团飞机设计研究所(南昌) 南京航空航天大学信息科学与技术学院(南京)
国内会议
南京
中文
208-211
2001-10-01(万方平台首次上网日期,不代表论文的发表时间)