高性能容错处理核心的研究
该文提出了以三模冗余表决为基础构造容错处理核心的方案。三个CPU模块采取松散同步的形式,只有在发生总线操作时才进行同步表决。在处理核心中采用了两级故障检测机制,以三模表决器作为第一级来保证处理核心有足够高的故障覆盖率;以CPU模块的自检作为第二级来弥补表决器发现故障延迟的不足,缩短故障的潜伏时间。在表决器的设计中采取了表决器帝路及先编码、后表决的方法。先用编码的方式提取需要表决的数据的特征,然后对其特征码进行表决。首次采用先进的边界扫描技术实现了以无打扰的方式完成CPU模块的故障检测。
三模冗余 表决器 故障检测 边界扫描 编码 松散同步
汪强 袁由光
总七院七0九研究所湖北省武汉市
国内会议
武汉
中文
394~402
1999-10-01(万方平台首次上网日期,不代表论文的发表时间)