会议专题

电子线路IEMP效应计算机模拟技术研究

在内电磁脉冲(IEMP)环境下工作的电子系统,将受到IEMP的损伤。电子系统中大量采用集成电路,而集成电路对电磁脉冲比较敏感,往往一个较大的电磁脉冲,会使集成块产生误码甚至烧毁。该文主要介绍了IEMP在CMOS集成电路上的电磁干扰以及计算机模拟。模拟时,IEMP采用高空核爆产生的HEMP公式来近似表征,选2000门门阵列FPGA芯片中的单元电路为模拟对象。根据CMOS集成电路IEMP损伤的失效机理及法拉第电磁感应定律推导出感应电动势的计算公式,建立CMOS集成电路的电路模型,模拟并分析IEMP感应出的干扰脉冲通过输入端,输出端及电源端,耦合进单元电路后对该电路造成的影响,最后对应不同的引线长度得出使集成电路产生瞬态损伤和永久性损伤的电场峰值。

内电磁脉冲 CMOS集成电路 电磁干扰 损伤 计算机模拟

詹峻岭 钟洪声

中物院电子工程研究所(成都) 电子科技大学

国内会议

第六届全国抗辐射电子学与电磁脉冲学术交流会

江苏扬州

中文

338~344

1999-05-01(万方平台首次上网日期,不代表论文的发表时间)