会议专题

数字电路并发差错定位的基本特性

数字电路的并发差错定位指的是电路在正常工作条件下,无需任何外加用于定位故障的输入矢量就能自动定位其内部(包含定位器本身)的故障。在数字电路的并发差错检测理论的基础上,文中建立了一种并发差错定位电路理论,它包括电路的基本特性的定义、基本模块结构及其互连条件。一个基本并发差错定位电路由实现电路基本功能的基本功能模块和实现电路并发差错定位功能的定位器两部分级联所构成。文中系统地定义了表征并发差错定位电路和定位器基本特性的若干概念:证明了基本并发差错定位电路要达到并发差错定位的目标,基本功能模块与定位器互连所需满足的条件:并结合实例说明有关说明了有关概念的应用。

并发差错定位 故障定位 完全故障 完全故障定位 定位器 变量划分 电路互连

江建慧 闵应骅 施鸿宝

铁道大学计算技术研究所 科学院计算技术研究所CAD开放实验室(北京)

国内会议

第八届全国容错计算学术会议

武汉

中文

40~49

1999-10-01(万方平台首次上网日期,不代表论文的发表时间)