BES-II主要漂移室时间和电荷测量的初步设计考
介绍了用于北京谱仪—II(BES-II)漂移室时间和电荷测量的一种设计方案。具体介绍了具有数据预处理功能的多通道高速波形取样插件的初步设计考虑。该设计通过快速数据预处理,实现对原始数据的压缩,大大降低传输的数据量;数据采集和数据处理以及VME读出最大限度地采用了并行处理,从而可以有效地减少死时间;每一个插件能同时进行16路波形采样;为避免丢失好事例,系统设计采用流水线(Pipeline)结构。
高速波形取样 并行处理 流水线技术
王铮
中国科学院高能物理研究所(北京)
国内会议
成都
中文
67~70
2000-09-01(万方平台首次上网日期,不代表论文的发表时间)