数字锁相环的单粒子瞬态效应仿真设计
本文分析了数字锁相环(Digital Phase Locked Loop,DPLL)各构成模块工作原理,利用Verilog 语言进行了数字锁相环设计,基于Questasim 软件进行了数字锁相环的仿真验证。设计故障注入模块,分别针对数字锁相环的各组成模块,选取不同的仿真时间节点,注入不同脉冲宽度的单粒子瞬态故障(Single Event Transient,SET),得出仿真结果。经过分析和总结发现:第一,除N 计数器模块对SET 最为敏感;第二,在同一故障注入时刻,当SET 的脉冲宽度小于其所要注入目标信号周期的一半时,DPLL 的输出不因SET 脉冲宽度的变化而变化。
数字锁相环(DPLL) 单粒子瞬态效应(SET) Verilog
杨卫涛 贺朝会 杜雪成 樊云云 袁媛
西安交通大学,西安,710049
国内会议
兰州
中文
1-12
2016-07-19(万方平台首次上网日期,不代表论文的发表时间)