会议专题

时钟分配横式下离速ADC系统研究

针对单片高速ADC芯片实现髙频模拟信号数字化,不但转换精度受限,而且速度受限的问题,提出了频率相同而相位不同的一组时钟同时驱动多片速率相同或者不同的ADC模块同时工作实现高速ADC数据采集系统的原理.设计了基于AD9520的时钟模块和AD9480的ADC模块及数据处理模块.研究结果表明:利用n路Q MHz相位相错2π/n的时钟同时驱动n路AD9480可以实现nQ MSPS的采样频率,为单片AD9480釆样频率n倍,即为各ADC采样频率之和.

数据采集 ADC芯片 时钟分配 采样频率

姚国仲 艾丽思 申立中 雷基林 毕玉华

昆明理工大学云南省内燃机重点实验室,云南昆明650500

国内会议

中国内燃机学会第六届青年学术年会

杭州

中文

279-286

2015-10-12(万方平台首次上网日期,不代表论文的发表时间)