400MHz/102通道逻辑分析仪控制电路和EPLD实现
400MHz/102通道逻辑分析仪控制电路的功能定义是实现起始触发、终止触发、延迟触发(时钟、事件)、随机触发、序列触发、组合触发和限定触发等触发功能,完成采集数据的高速FIFO存储和高速/低速FIFO读取控制.本文论述基于EPLD实现的控制电路的设计思想和方法.
逻辑分析仪 虚拟仪器 控制电路
师奕兵 王厚军 陈光禹 韩熙利
电子科技大学CAT室(成都)
国内会议
太原
中文
397-400
2000-01-01(万方平台首次上网日期,不代表论文的发表时间)