面向芯片安全的版图布局离散度分析
数字集成电路设计普遍采用层次化设计与布局方法,该方法简化了集成电路设计复杂性的同时也给逆向分析带来了方便,版图打散布局方法可以有效地提升逆向分析的难度.运用区域增长算法,通过统计模块内单元间距进而对单元实施区域增长,将模块内的单元分成若干簇数,根据模块内单元总数及簇的数量对版图布局离散度进行综合分析的方法.该算法分析应用于流片生产之前,准确分柝出芯片版图布局离散度,对于芯片安全性具有重要的使用价值.
数字集成电路 层次化设计 区域增长算法 版图布局 离散度 安全性
葛瑞真 李少青
国防科技大学计算机学院 长沙410073
国内会议
西宁
中文
297-301
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)