一种基于PI型CDR的相位检测电路的实现与仿真
时钟和数据恢复(CDR)电路是高速串行传输的关键技术之一,从高速传输的信号里面恢复出时钟,数据传输质量决定于CDR电路性能.大多类型CDR电路工作时要进行相位检测,检测采样时钟相位和数据相位的关系,然后根据该检测结果来准确采样数据。介绍了一种基于Alexander相位检测器的鉴相器,鉴相器(PD)模块一般包括相位检测器(Phase Detector)和表决器(Vote Circuit)。为了提高检测速度和降低环路延迟,采用一种新型表决器电路实现相位检测结果滤波。由22个二选一选择器构成,每个二选一选择器用传输门结构实现,传输门电路传输延迟时间短,结构简单,由于是互补的两管(P管和N管)并联在一起,传输电阻变化比其中任何一个都要小且稳定。在NC-verilog仿真验证,结果与预期的目标一致。
时钟恢复电路 数据恢复电路 相位检测 数据传输
聂林川 邓让钰 衣晓飞
国防科技大学计算机学院 长沙410073
国内会议
西宁
中文
397-401
2013-07-20(万方平台首次上网日期,不代表论文的发表时间)